Přesné číslicové měření teploty s programovatelnou logikou - laboratorní úloha – Martin Závodný
Martin Závodný
Bachelor's thesis
Přesné číslicové měření teploty s programovatelnou logikou - laboratorní úloha
Precise Digital Temperature Measurement with Programmable Logic - Laboratory Exercise
Abstract:
Cílem mé bakalářské práce je navrhnout a realizovat laboratorní úlohu pro přesné měření teploty, zejména pro citlivé měření teplotních změn. Měření probíhá teplotním senzorem ADT7420 pomocí programovatelné logiky FPGA z řady Spartan-6 od firmy Xilinx. Programovatelné hradlové pole je umístěno na vývojové desce Nexys3 od firmy Digilent. Pro měření je použit PmodTMP2, který je připojen přes Pmod konektor …moreAbstract:
The aim of my bachelor thesis is to design and implement a laboratory task for accurate temperature measurement, especially for sensitive measurement of temperature changes. Measurement is carried out using the ADT7420 temperature sensor using the Xilinx Spartan-6. The programmable gate array is located on the Digilent Nexys3 development board. The PmodTMP2, which is connected via the Pmod connector …more
Language used: Czech
Date on which the thesis was submitted / produced: 28. 4. 2017
Identifier:
http://hdl.handle.net/10084/118826
Thesis defence
- Date of defence: 1. 6. 2017
- Supervisor: Vladimír Kašík
- Reader: Richard Velička
Citation record
ISO 690-compliant citation record:
ZÁVODNÝ, Martin. \textit{Přesné číslicové měření teploty s programovatelnou logikou - laboratorní úloha}. Online. Bachelor's thesis. Ostrava: VŠB - Technical University of Ostrava, Fakulta elektrotechniky a informatiky. 2017. Available from: https://theses.cz/id/2gvzxl/.
Full text of thesis
Accessibility: Plné texty vysokoškolských kvalifikačních prací obhájených na Vysoké škole báňské - Technické univerzitě Ostrava jsou uloženy v repozitáři DSpace. Přístup k plným textům mají všichni uživatelé bez omezení. Přístup je omezen pouze ve výjimečných případech, zpravidla z důvodu ochrany duševního vlastnictví. Nepřístupné práce jsou označeny jako closedAccess nebo embargoedAccess. Tištěné verze prácí jsou uloženy v Ústřední knihovně VŠB-TUO a jsou prezenčně přístupné ve studovně diplomových prací. Další nakládání s prací (kopírování, opisy, MVS) se řídí Knihovní a výpůjčním řádem Ústřední knihovny VŠB-TUO.
Contents of on-line thesis archive
Published in Theses:- autentizovaným zaměstnancům ze stejné školy/fakulty
Other ways of accessing the text
Institution archiving the thesis and making it accessible: VŠB - Technická univerzita OstravaVŠB - Technical University of Ostrava
Fakulta elektrotechniky a informatikyBachelor programme / field:
Elektrotechnika / Biomedicínský technik
Theses on a related topic
-
Simulácia a testovanie sekvenčných obvodov vo VHDL
Miroslav Nekoranec -
Simulácia a testovanie kombinačných obvodov vo VHDL
Jozef Bernát -
Výukový VHDL modul pro TRDB_D5M kameru
Martin Čižmár -
Implementace šifrovacích algoritmů v jazyce VHDL
Lukáš Fruněk -
Generátor stimulačních VHDL souborů
Ondřej MAREČEK -
Zabezpečovací systém s logováním na SD kartu vytvořený z přípravku Nexys4 v jazyce VHDL
Bohdan Jůza -
VHDL návrh řídicí jednotky robota určeného pro samočinný pohyb v bludišti
Jakub Podivínský -
Návrh vícejádrového procesoru ve VHDL
Jaroslav Novotný