Theses 

Digitální přijímač systému ADS-B implementovaný v FPGA SOC – Ing. Tomáš Krejčí

česky | in English | slovensky

Agenda:
Změnit agendu. Adresa v ISu:

Univerzita Pardubice

Fakulta elektrotechniky a informatiky

Magisterský studijní program / obor:
Elektrotechnika a informatika / Komunikační a řídicí technologie

Práce na příbuzné téma

Zobrazit popisek
  • Žádné práce na příbuzné téma.

Ing. Tomáš Krejčí

Diplomová práce

Digitální přijímač systému ADS-B implementovaný v FPGA SOC

The digital receiver ADS-B system implemented by in FPGA SOC

Anotace: Diplomová práce se zabývá návrhem digitální části přijímače systému ADS-B (Automatic Dependent Surveillance Broadcast). Hlavním cílem diplomové práce je implementace řetězce signálového zpracování, od digitalizace signálu po distribuci přijaté zprávy pomocí ethernetu, na programovatelném hradlovém poli (FPGA Field Programmable Gate Array) s integrovaným procesorem ARM (Acorn RISC Machine), tzv. System On Chip (SoC). Řetězec signálového zpracování je modelován v prostředí MATLAB (Matrix Laboratory), dosažené výsledky jsou využity pro praktickou realizaci v SoC. Implementace v SoC je ověřena pomocí generovaného signálu ADS-B zprávy na vstup analogově digitálního převodníku.

Abstract: This thesis deals with a design of digital part of the receiver system ADS-B (Automatic Dependent Surveillance Broadcast). The main goal of the thesis is implementation of signal processing chain, from digitization of the signal to the distribution of the received message using Ethernet, in programmable gate array (FPGA Field Programmable Gate Array) with an integrated ARM processor (Acorn RISC Machine), so-called System On Chip (SoC). Signal processing chain is modeled in MATLAB (Matrix Laboratory), obtained simulation results are used for practical implementation of the SoC. The implementation of the SoC is verified using the generated signal with ADS-B messages. This signal is used to drive analogue-to-digital converter.

Klíčová slova: ADS-B, 1090ES, FPGA, SoC, ARM, HPS, Altera, Socket

Jazyk práce: čeština

  • Datum vytvoření / odevzdání či podání práce: 13. 5. 2016

Obhajoba závěrečné práce

  • Obhajoba proběhla 15. 6. 2016
  • Vedoucí: Ing. Michal Mandlík, Ph.D.

Citační záznam

Citace dle ISO 690: LaTeX | HTML | text | BibTeX | Wikipedie

Plný text práce

Obsah online archivu závěrečné práce
Zveřejněno v Theses:
  • Soubory jsou nedostupné.
https://portal.upce.cz/StagPortletsJSR168/CleanUrl?urlid=prohlizeni-prace-detail&praceIdno=31344 Odkaz na soubor do lokálního úložiště instituce
Jak jinak získat přístup k textu

Instituce archivující a zpřístupňující práci: Univerzita Pardubice, Fakulta elektrotechniky a informatiky

Jak správně citovat práci

Krejčí, Tomáš. Digitální přijímač systému ADS-B implementovaný v FPGA SOC. Pardubice, 2016. diplomová práce (Ing.). Univerzita Pardubice. Fakulta elektrotechniky a informatiky

Relevantní odkazy 


Nahoru | Aktuální datum a čas: 21. 3. 2019 13:04, 12. (sudý) týden

Soukromí

Kontakty: theses(zavináč/atsign)fi(tečka/dot)muni(tečka/dot)cz