Grafický simulátor RISC-V procesoru – Bc. Monika Kopřivová
Bc. Monika Kopřivová
Diplomová práce
Grafický simulátor RISC-V procesoru
Graphical RISC-V processor simulator
Anotace:
V diplomové práci je řešena problematika vývoje vlastního simulátoru jádra RISC-V procesoru Potato. Architektura procesoru bude společně s instrukčním souborem RV32I popsána v teoretické části práce. Výsledná aplikace bude umožňovat simulaci programu napsaném v jazyce assembler. Konkrétně se bude jednat o načtení instrukcí, jejich zkompilování a zpracování, přičemž aplikace bude výsledky jednotlivých …víceAbstract:
The thesis deals with the development of the own simulator of the RISC-V core of the Potato processor. The architecture of the processor together with the RV32I instruction set will be described in the theoretical part of the thesis. The resulting application will allow the simulation of a program written in assembly language. Specifically, it will involve instruction fetching, compiling and processing …více
Jazyk práce: čeština
Datum vytvoření / odevzdání či podání práce: 18. 5. 2023
Zveřejnit od: 31. 12. 2999
Obhajoba závěrečné práce
- Vedoucí: doc. Ing. Michael Bažant, Ph.D.
Citační záznam
Jak správně citovat práci
Kopřivová, Monika. Grafický simulátor RISC-V procesoru. Pardubice, 2023. diplomová práce (Ing.). Univerzita Pardubice. Fakulta elektrotechniky a informatiky
Plný text práce
Právo: Autor si nepřeje zpřístupnění práce veřejnosti
Obsah online archivu závěrečné práce
Zveřejněno v Theses:- Soubory jsou nedostupné.
Jak jinak získat přístup k textu
Instituce archivující a zpřístupňující práci: Univerzita Pardubice, Fakulta elektrotechniky a informatikyUniverzita Pardubice
Fakulta elektrotechniky a informatikyMagisterský studijní program / obor:
Informační technologie / Informační technologie
Práce na příbuzné téma
- Žádné práce na příbuzné téma.