Číslicový modul pro čtení rotačního kodéru – Petr Holub
Petr Holub
Bachelor's thesis
Číslicový modul pro čtení rotačního kodéru
Digital Module for Scanning the Rotary Knob
Anotácia:
Cílem této bakalářské práce je seznámit se s obvody FPGA, navrhnout a zrealizovat v programovatelném hradlovém poli číslicový obvod pro čtení pohybu rotačního kodéru typu P-RE20, který bude odolný vůči překmitům, vibracím a dalším chybám způsobeným při jeho provozování.Abstract:
The aim of this bachelor's thesis is to study the FPGA, to suggest and to implement a circuit digital module for scanning the Rotary Knob type P-RE20 in programmable gate array, which will be resistant to overshoots, vibrations and other errors caused during its operation.
Jazyk práce: Czech
Datum vytvoření / odevzdání či podání práce: 7. 5. 2013
Identifikátor:
http://hdl.handle.net/10084/98897
Obhajoba závěrečné práce
- Obhajoba proběhla 4. 6. 2013
- Vedúci: Vladimír Kašík
- Oponent: Jan Robenek
Citační záznam
Plný text práce
Právo: Plné texty vysokoškolských kvalifikačních prací obhájených na Vysoké škole báňské - Technické univerzitě Ostrava jsou uloženy v repozitáři DSpace. Přístup k plným textům mají všichni uživatelé bez omezení. Přístup je omezen pouze ve výjimečných případech, zpravidla z důvodu ochrany duševního vlastnictví. Nepřístupné práce jsou označeny jako closedAccess nebo embargoedAccess. Tištěné verze prácí jsou uloženy v Ústřední knihovně VŠB-TUO a jsou prezenčně přístupné ve studovně diplomových prací. Další nakládání s prací (kopírování, opisy, MVS) se řídí Knihovní a výpůjčním řádem Ústřední knihovny VŠB-TUO.
Obsah online archivu závěrečné práce
Zveřejněno v Theses:- autentizovaným zaměstnancům ze stejné školy/fakulty
Jak jinak získat přístup k textu
Instituce archivující a zpřístupňující práci: VŠB - Technická univerzita OstravaVŠB - Technical University of Ostrava
Fakulta elektrotechniky a informatikyBachelor programme / odbor:
Elektrotechnika / Měřicí a řídicí technika
Práce na příbuzné téma
-
Návrh jádra procesoru architektury RISC-V v FPGA
Jaroslav Körner