Jaroslav Körner

Bakalářská práce

Návrh jádra procesoru architektury RISC-V v FPGA

RISC-V architecture based processor core in an FPGA
Anotace:
Tato bakalářská práce se zabývá návrhem jedno jádrového procesoru architektury RISC-V32I, tedy procesoru s 32 bitovou adresací paměti pracující nad datovým typem integer. Návrh byl omezen na neprivilegovaný instrukční soubor. Jádro procesoru je navrženo v jazyce VHDL. Tento návrh byl následně otestován pomocí simulace v prostředí Xilinx Vivado. Celková funkčnost je předvedena jednoduchým demonstračním …více
Abstract:
This bachelor thesis deals with a design of a single-core processor of the RISC-V32I architecture, i.e. a processor with 32-bit memory addressing and working over the integer data type. The design was limited to unprivileged instruction set. The processor core is designed in the VHDL language. This finished design has been tested using simulation in Xilinx Vivado environment. The overall functionality …více
 
 
Jazyk práce: čeština
Datum vytvoření / odevzdání či podání práce: 22. 5. 2023

Obhajoba závěrečné práce

  • Vedoucí: Ing. Martin Rozkovec, Ph.D.

Citační záznam

Jak správně citovat práci

Körner, Jaroslav. Návrh jádra procesoru architektury RISC-V v FPGA. Liberec, 2023. bakalářská práce (Bc.). Technická univerzita v Liberci. Fakulta mechatroniky, informatiky a mezioborových studií

Plný text práce

Obsah online archivu závěrečné práce
Zveřejněno v Theses:
  • autentizovaným zaměstnancům ze stejné školy/fakulty, autentizovaným studentům ze stejné školy/fakulty
Jak jinak získat přístup k textu
Instituce archivující a zpřístupňující práci: Technická univerzita v Liberci, Fakulta mechatroniky, informatiky a mezioborových studií