Jaroslav Körner

Bachelor's thesis

Návrh jádra procesoru architektury RISC-V v FPGA

RISC-V architecture based processor core in an FPGA
Abstract:
Tato bakalářská práce se zabývá návrhem jedno jádrového procesoru architektury RISC-V32I, tedy procesoru s 32 bitovou adresací paměti pracující nad datovým typem integer. Návrh byl omezen na neprivilegovaný instrukční soubor. Jádro procesoru je navrženo v jazyce VHDL. Tento návrh byl následně otestován pomocí simulace v prostředí Xilinx Vivado. Celková funkčnost je předvedena jednoduchým demonstračním …more
Abstract:
This bachelor thesis deals with a design of a single-core processor of the RISC-V32I architecture, i.e. a processor with 32-bit memory addressing and working over the integer data type. The design was limited to unprivileged instruction set. The processor core is designed in the VHDL language. This finished design has been tested using simulation in Xilinx Vivado environment. The overall functionality …more
 
 
Language used: Czech
Date on which the thesis was submitted / produced: 22. 5. 2023

Thesis defence

  • Supervisor: Ing. Martin Rozkovec, Ph.D.

Citation record

The right form of listing the thesis as a source quoted

Körner, Jaroslav. Návrh jádra procesoru architektury RISC-V v FPGA. Liberec, 2023. bakalářská práce (Bc.). Technická univerzita v Liberci. Fakulta mechatroniky, informatiky a mezioborových studií

Full text of thesis

Contents of on-line thesis archive
Published in Theses:
  • autentizovaným zaměstnancům ze stejné školy/fakulty, autentizovaným studentům ze stejné školy/fakulty
Other ways of accessing the text
Institution archiving the thesis and making it accessible: Technická univerzita v Liberci, Fakulta mechatroniky, informatiky a mezioborových studií