Výukový systém s hradlovým polem pro předmět Číslicová a mikroprocesorová technika I – Petr Dvořák
Petr Dvořák
Bachelor's thesis
Výukový systém s hradlovým polem pro předmět Číslicová a mikroprocesorová technika I
Development System for Subject Digital and Microprocesors Technique I
Anotácia:
Cílem této bakalářské práce bylo navrhnout a realizovat laboratorní stanoviště s hradlovým polem pro předmět Číslicová a mikroprocesorová technika I. První část této práce je zaměřena na teoretické seznámení s problematikou hradlových polí. Následuje rozbor jednotlivých bloků laboratorního stanoviště a v poslední části jsou zpracovány návody a rozbory laboratorních úloh pro výuku předmětu Číslicová …viacAbstract:
The aim of this thesis was to suggest and build a laboratory station with a grate array for the subject of Digital and Microprocesors Technique I. The first part of this thesis focuses on the theoretical presentation of the topic of gate arrays. An analysis of the individual blocks of the laboratory station follows and the last part presents manuals and analyses of laboratory tasks for teaching the …viac
Jazyk práce: Czech
Datum vytvoření / odevzdání či podání práce: 29. 4. 2016
Identifikátor:
http://hdl.handle.net/10084/116109
Obhajoba závěrečné práce
- Obhajoba proběhla 31. 5. 2016
- Vedúci: Martin Sobek
- Oponent: Petr Palacký
Citační záznam
Citace dle ISO 690:
DVOŘÁK, Petr. \textit{Výukový systém s hradlovým polem pro předmět Číslicová a mikroprocesorová technika I}. Online. Bakalárska práca. Ostrava: Vysoká škola báňská - Technická univerzita Ostrava, Fakulta elektrotechniky a informatiky. 2016. Dostupné z: https://theses.cz/id/1ujjov/.
Plný text práce
Právo: Plné texty vysokoškolských kvalifikačních prací obhájených na Vysoké škole báňské - Technické univerzitě Ostrava jsou uloženy v repozitáři DSpace. Přístup k plným textům mají všichni uživatelé bez omezení. Přístup je omezen pouze ve výjimečných případech, zpravidla z důvodu ochrany duševního vlastnictví. Nepřístupné práce jsou označeny jako closedAccess nebo embargoedAccess. Tištěné verze prácí jsou uloženy v Ústřední knihovně VŠB-TUO a jsou prezenčně přístupné ve studovně diplomových prací. Další nakládání s prací (kopírování, opisy, MVS) se řídí Knihovní a výpůjčním řádem Ústřední knihovny VŠB-TUO.
Obsah online archivu závěrečné práce
Zveřejněno v Theses:- autentizovaným zaměstnancům ze stejné školy/fakulty
Jak jinak získat přístup k textu
Instituce archivující a zpřístupňující práci: VŠB - Technická univerzita OstravaVŠB - Technical University of Ostrava
Fakulta elektrotechniky a informatikyBachelor programme / odbor:
Elektrotechnika / Aplikovaná elektronika
Práce na příbuzné téma
-
Logické obvody a jejich využití v zájmovém útvaru.
Roman ZÍTA -
Návrh kombinačních logických obvodů pomocí genetického algoritmu
Jiří Podivín -
Experimentální měřicí laboratorní stanoviště pro oblast číslicových obvodů
Kamil Klusák -
Simulování číslicových obvodů v prostředí Proteus
Jiří Klepáč -
Analýza a syntéza sekvenčních logických obvodů
Jiří Zedníček -
Analýza a syntéza sekvenčních logických obvodů
Jiří Zedníček -
Simulování číslicových obvodů v prostředí Proteus
Jiří Klepáč -
Experimentální měřicí laboratorní stanoviště pro oblast číslicových obvodů
Kamil Klusák