Digitální přijímač systému ADS-B implementovaný v FPGA SOC – Ing. Tomáš Krejčí
Ing. Tomáš Krejčí
Master's thesis
Digitální přijímač systému ADS-B implementovaný v FPGA SOC
The digital receiver ADS-B system implemented by in FPGA SOC
Anotácia:
Diplomová práce se zabývá návrhem digitální části přijímače systému ADS-B (Automatic Dependent Surveillance Broadcast). Hlavním cílem diplomové práce je implementace řetězce signálového zpracování, od digitalizace signálu po distribuci přijaté zprávy pomocí ethernetu, na programovatelném hradlovém poli (FPGA Field Programmable Gate Array) s integrovaným procesorem ARM (Acorn RISC Machine), tzv. System …viacAbstract:
This thesis deals with a design of digital part of the receiver system ADS-B (Automatic Dependent Surveillance Broadcast). The main goal of the thesis is implementation of signal processing chain, from digitization of the signal to the distribution of the received message using Ethernet, in programmable gate array (FPGA Field Programmable Gate Array) with an integrated ARM processor (Acorn RISC Machine …viac
Jazyk práce: Czech
Datum vytvoření / odevzdání či podání práce: 13. 5. 2016
Obhajoba závěrečné práce
- Obhajoba proběhla 15. 6. 2016
- Vedúci: Ing. Michal Mandlík, Ph.D.
Citační záznam
Jak správně citovat práci
Krejčí, Tomáš. Digitální přijímač systému ADS-B implementovaný v FPGA SOC. Pardubice, 2016. diplomová práce (Ing.). Univerzita Pardubice. Fakulta elektrotechniky a informatiky
Plný text práce
Obsah online archivu závěrečné práce
Zveřejněno v Theses:- Soubory jsou nedostupné.
Jak jinak získat přístup k textu
Instituce archivující a zpřístupňující práci: Univerzita Pardubice, Fakulta elektrotechniky a informatikyUniversity of Pardubice
Faculty of Electrical Engineering and InformaticsMaster programme / odbor:
Electrical Engineering and Informatics / Communication and Controlling Technology
Práce na příbuzné téma
-
IT infrastruktura – mitigace provozních rizik
Ivan Apatenko