Přesné číslicové měření teploty s programovatelnou logikou - laboratorní úloha – Martin Závodný
Martin Závodný
Bakalářská práce
Přesné číslicové měření teploty s programovatelnou logikou - laboratorní úloha
Precise Digital Temperature Measurement with Programmable Logic - Laboratory Exercise
Anotace:
Cílem mé bakalářské práce je navrhnout a realizovat laboratorní úlohu pro přesné měření teploty, zejména pro citlivé měření teplotních změn. Měření probíhá teplotním senzorem ADT7420 pomocí programovatelné logiky FPGA z řady Spartan-6 od firmy Xilinx. Programovatelné hradlové pole je umístěno na vývojové desce Nexys3 od firmy Digilent. Pro měření je použit PmodTMP2, který je připojen přes Pmod konektor …víceAbstract:
The aim of my bachelor thesis is to design and implement a laboratory task for accurate temperature measurement, especially for sensitive measurement of temperature changes. Measurement is carried out using the ADT7420 temperature sensor using the Xilinx Spartan-6. The programmable gate array is located on the Digilent Nexys3 development board. The PmodTMP2, which is connected via the Pmod connector …více
Jazyk práce: čeština
Datum vytvoření / odevzdání či podání práce: 28. 4. 2017
Identifikátor:
http://hdl.handle.net/10084/118826
Obhajoba závěrečné práce
- Obhajoba proběhla 1. 6. 2017
- Vedoucí: Vladimír Kašík
- Oponent: Richard Velička
Citační záznam
Citace dle ISO 690:
ZÁVODNÝ, Martin. \textit{Přesné číslicové měření teploty s programovatelnou logikou - laboratorní úloha}. Online. Bakalářská práce. Ostrava: Vysoká škola báňská - Technická univerzita Ostrava, Fakulta elektrotechniky a informatiky. 2017. Dostupné z: https://theses.cz/id/2gvzxl/.
Plný text práce
Právo: Plné texty vysokoškolských kvalifikačních prací obhájených na Vysoké škole báňské - Technické univerzitě Ostrava jsou uloženy v repozitáři DSpace. Přístup k plným textům mají všichni uživatelé bez omezení. Přístup je omezen pouze ve výjimečných případech, zpravidla z důvodu ochrany duševního vlastnictví. Nepřístupné práce jsou označeny jako closedAccess nebo embargoedAccess. Tištěné verze prácí jsou uloženy v Ústřední knihovně VŠB-TUO a jsou prezenčně přístupné ve studovně diplomových prací. Další nakládání s prací (kopírování, opisy, MVS) se řídí Knihovní a výpůjčním řádem Ústřední knihovny VŠB-TUO.
Obsah online archivu závěrečné práce
Zveřejněno v Theses:- autentizovaným zaměstnancům ze stejné školy/fakulty
Jak jinak získat přístup k textu
Instituce archivující a zpřístupňující práci: VŠB - Technická univerzita OstravaVŠB - Technická univerzita Ostrava
Fakulta elektrotechniky a informatikyBakalářský studijní program / obor:
Elektrotechnika / Biomedicínský technik
Práce na příbuzné téma
-
Simulácia a testovanie sekvenčných obvodov vo VHDL
Miroslav Nekoranec -
Simulácia a testovanie kombinačných obvodov vo VHDL
Jozef Bernát -
Implementace šifrovacích algoritmů v jazyce VHDL
Lukáš Fruněk -
Generátor stimulačních VHDL souborů
Ondřej MAREČEK -
Implementace šifrovacích algoritmů v jazyku VHDL
Petr Kožený -
Transformace jazyka C do VHDL
Martin Mecera -
Návrh pokročilé architektury procesoru v jazyce VHDL
Daniel Slavík -
Návrh procesoru ve VHDL
Miroslav Dvořák